Xilinx FPGA资源解析与使用系列——DSP48E使用实例(四)
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档
Xilinx FPGA资源解析与使用系列——DSP48E使用实例(四)
- 实现功能
- 代码写法
- 用DSP48E1实现
- 资源对比分析
- 综合结果
- 总结
)
实现功能
前面一个博文我们介绍了DSP48E1资源实现了一个DSP48E1实现2个24bit的累加器的功能
P1 = P1+ B1 *C1
P2 = P2+ B2 *C1
C1 = -1 OR 1
现在,我们在这里用一个DSP48E1来实现
P = P+ B *C (P=32bit B = 16bit C= 16bit)
代码写法
这里给出这个相关器的代码
module corr_module (input
本文来自互联网用户投稿,文章观点仅代表作者本人,不代表本站立场,不承担相关法律责任。如若转载,请注明出处。 如若内容造成侵权/违法违规/事实不符,请点击【内容举报】进行投诉反馈!
