PLD基本原理与结构
PLD 与 或 阵列结构:任何一个逻辑函数都可以用与—或逻辑式表示,亦即用一个与—或阵列来实现。例:Y1 = A · B + A '· C Y2 = A' · B + B · C'

PLD是在上述与—或阵列的基础上配以输入和输出电路而实现的。 输入信号通过“与”矩阵组合成为乘积项,这些乘积项在“或”矩阵中相加,经输出单元或宏单元输出。

PLD查找表结构:查找表的概念 (FPGA) 将函数值放在存储电路中,其地址为输入变量,输出为逻辑函数值。

PLD与阵列表示:

PLD或阵列表示:

其中,编程点的表示如下:

本文来自互联网用户投稿,文章观点仅代表作者本人,不代表本站立场,不承担相关法律责任。如若转载,请注明出处。 如若内容造成侵权/违法违规/事实不符,请点击【内容举报】进行投诉反馈!
